在常規(guī)半導體檢測中,有時還采用破壞性的方法(如測PN結(jié)深度、鍵合強度等),較多的則屬非破壞性測試。但是即使采用非破壞性的檢測方法,一般也不在半導體器件和集成電路的半成品或在制品上進行直接測量。
其原因是:(1)避免由于工藝檢測引進損傷和沾污;(2)從半導體器件和集成電路的現(xiàn)成結(jié)構(gòu)上一般難以直接進行所需的工藝半導體檢測項目。特別是當集成電路的集成密度增加、圖形更加精細時,更難從測量集成電路芯片直接判斷工藝中存在的問題。
因此,需要采用專門的測試樣片進行測試。這些測試樣片有的用于檢驗單項工藝步驟,有的則要經(jīng)受幾步連續(xù)工藝甚至完成全部工序之后才能進行測試檢驗。除了根據(jù)需要采用專門的測試樣片之外,在用于加工正式產(chǎn)品的晶片內(nèi)部,也在芯片圖形之間以適當布局穿插一些包含各種測試結(jié)構(gòu)的測試芯片,或在每個正式芯片的邊角位置配置少量測試結(jié)構(gòu)。
這些半導體檢測的測試結(jié)構(gòu)都是和正式芯片一起經(jīng)歷著完全相同的工藝步驟。從這些測試結(jié)構(gòu)的測量中,可以較為可靠地了解到在同一晶片上所有芯片工藝控制的基本情況。